
正在查看在校生集成电路IC设计整洁简历模板文字版
陈小湾
求职意向
工作经历
XXX微电子是一家专注于高性能模拟与混合信号芯片设计的科技公司,团队规模约XXX人,核心业务为电源管理芯片和信号链芯片的研发与销售,产品已应用于消费电子和工业控制领域,与多家下游模组厂商建立了稳定的合作关系。
工作概述:
1.电路设计:根据模块设计文档和性能约束,使用Cadence Virtuoso工具进行晶体管级电路设计与原理图绘制;完成带隙基准电压源中的误差放大器与启动电路设计,优化运放的增益与相位裕度;通过多次迭代调整器件尺寸,确保电路在工艺角下功能正常,将核心模块的失调电压降低XXX%。
2.仿真验证:负责设计模块的仿真验证工作,利用Spectre仿真工具搭建测试电路与激励;编写涵盖典型工作条件与工艺角的仿真脚本,执行直流、交流、瞬态及蒙特卡洛仿真;分析仿真波形与数据,识别电路性能瓶颈与失效模式,累计完成XXX次关键仿真,发现并协助解决XXX个潜在设计问题。
3.文档撰写:协助工程师整理设计过程与结果,撰写模块设计报告与仿真验证报告;记录电路拓扑选择依据、关键器件参数、仿真条件设置与性能数据;使用图表清晰展示仿真结果,归档所有设计文件,确保文档内容与设计版本一致,使文档检索效率提升XXX%。
4.版本管理:参与芯片设计项目的版本控制工作,使用Git工具管理电路原理图、版图及脚本文件;遵循团队命名规范提交代码更新,维护清晰的设计版本历史;协助解决简单的分支合并冲突,确保团队成员能获取正确的设计文件,减少因文件错乱导致的返工时间XXX小时。
工作业绩:
1.独立完成带隙基准源中XXX个关键子电路的设计与原理图绘制,并通过设计规则检查。
2.执行并整理超过XXX个工艺角与工作条件下的仿真数据,支持设计决策,模块一次流片成功率达标。
3.产出XXX页结构清晰的设计与验证文档,支持了设计评审与项目归档。
4.有效管理设计周期内产生的XXX个文件版本,保障了团队协同设计的效率与数据安全。
主动离职,希望有更多的工作挑战和涨薪机会。
项目经历
学校集成电路设计课程的综合实践项目,目标是设计一个应用于传感器信号读取的低功耗SAR ADC。项目面临采样速率要求达到XXX KS/s,同时需要在1.8V电源电压下实现低于XXX uW的功耗预算,传统的开关切换策略会引入较大的非线性误差,团队需要自主完成从系统建模、电路设计到版图实现的全流程。
项目职责:
1.功能开发:负责核心模块比较器的电路设计,采用动态锁存器结构以降低静态功耗;设计并优化预放大器与再生锁存器级联的拓扑,在Cadence中完成晶体管级原理图输入与器件尺寸设计。
2.性能优化:通过瞬态仿真分析比较器的建立时间与失调电压,调整关键MOS管的宽长比以平衡速度与精度;优化时钟馈通效应,将比较器在工艺角下的决策时间缩短了约XXX ps。
3.协同验证:搭建比较器的测试平台,编写仿真脚本验证其在输入共模范围内的功能;与团队中DAC模块负责人对接接口时序,进行模块级联合仿真,确保信号同步。
项目业绩:
1.设计的动态比较器在TT工艺角下功耗为XXX nW,满足系统级功耗预算要求。
2.比较器的有效分辨率达到XXX位,支持了整个ADC系统实现XXX位的无杂散动态范围。
3.完成的模块设计报告与仿真报告被课程评为优秀,为后续版图设计提供了清晰依据。
教育背景
GPA X.XX/X.X(专业前XX%),主修模拟集成电路设计、数字集成电路设计及半导体物理等核心课程,参与CMOS运算放大器课程设计(使用Cadence Virtuoso+Spectre),在团队中负责差分输入级与共源共栅负载的设计与仿真,完成跨导、增益及相位裕度等关键指标验证,熟悉Linux操作环境及基础版图概念,掌握Matlab用于电路行为级建模。
自我评价
培训经历
系统学习了数字前端设计流程,包括RTL设计、功能验证及逻辑综合。将培训所学的验证方法学应用于课程项目,为SAR ADC项目中的数字控制逻辑部分编写了定向测试用例,提高了模块验证的完备性。
在校生集成电路IC设计整洁简历模板
295人使用适用人群: #集成电路IC设计 #在校生[找实习]
猜你想用
[基本信息]
姓名:陈小湾
性别:男
年龄:26
学历:本科
婚姻:未婚
年限:4年
面貌:党员
邮箱:xiaowan@gangwan.com
电话:18600001654
[求职意向]
工作性质:全职
应聘职位:集成电路IC设计
期望城市:北京
期望薪资:8000-10000
求职状态:离职-随时到岗
[工作经历]
北京XX科技有限公司 | 集成电路IC设计
2024-09 - 2025-12
XXX微电子是一家专注于高性能模拟与混合信号芯片设计的科技公司,团队规模约XXX人,核心业务为电源管理芯片和信号链芯片的研发与销售,产品已应用于消费电子和工业控制领域,与多家下游模组厂商建立了稳定的合作关系。
工作概述:
1.电路设计:根据模块设计文档和性能约束,使用Cadence Virtuoso工具进行晶体管级电路设计与原理图绘制;完成带隙基准电压源中的误差放大器与启动电路设计,优化运放的增益与相位裕度;通过多次迭代调整器件尺寸,确保电路在工艺角下功能正常,将核心模块的失调电压降低XXX%。
2.仿真验证:负责设计模块的仿真验证工作,利用Spectre仿真工具搭建测试电路与激励;编写涵盖典型工作条件与工艺角的仿真脚本,执行直流、交流、瞬态及蒙特卡洛仿真;分析仿真波形与数据,识别电路性能瓶颈与失效模式,累计完成XXX次关键仿真,发现并协助解决XXX个潜在设计问题。
3.文档撰写:协助工程师整理设计过程与结果,撰写模块设计报告与仿真验证报告;记录电路拓扑选择依据、关键器件参数、仿真条件设置与性能数据;使用图表清晰展示仿真结果,归档所有设计文件,确保文档内容与设计版本一致,使文档检索效率提升XXX%。
4.版本管理:参与芯片设计项目的版本控制工作,使用Git工具管理电路原理图、版图及脚本文件;遵循团队命名规范提交代码更新,维护清晰的设计版本历史;协助解决简单的分支合并冲突,确保团队成员能获取正确的设计文件,减少因文件错乱导致的返工时间XXX小时。
工作业绩:
1.独立完成带隙基准源中XXX个关键子电路的设计与原理图绘制,并通过设计规则检查。
2.执行并整理超过XXX个工艺角与工作条件下的仿真数据,支持设计决策,模块一次流片成功率达标。
3.产出XXX页结构清晰的设计与验证文档,支持了设计评审与项目归档。
4.有效管理设计周期内产生的XXX个文件版本,保障了团队协同设计的效率与数据安全。
[项目经历]
项目名称:12位逐次逼近型模数转换器关键模块设计
担任角色:项目负责人
学校集成电路设计课程的综合实践项目,目标是设计一个应用于传感器信号读取的低功耗SAR ADC。项目面临采样速率要求达到XXX KS/s,同时需要在1.8V电源电压下实现低于XXX uW的功耗预算,传统的开关切换策略会引入较大的非线性误差,团队需要自主完成从系统建模、电路设计到版图实现的全流程。
项目业绩:
1.设计的动态比较器在TT工艺角下功耗为XXX nW,满足系统级功耗预算要求。
2.比较器的有效分辨率达到XXX位,支持了整个ADC系统实现XXX位的无杂散动态范围。
3.完成的模块设计报告与仿真报告被课程评为优秀,为后续版图设计提供了清晰依据。
[教育背景]
杭州电子科技大学
微电子科学与工程 | 本科
GPA X.XX/X.X(专业前XX%),主修模拟集成电路设计、数字集成电路设计及半导体物理等核心课程,参与CMOS运算放大器课程设计(使用Cadence Virtuoso+Spectre),在团队中负责差分输入级与共源共栅负载的设计与仿真,完成跨导、增益及相位裕度等关键指标验证,熟悉Linux操作环境及基础版图概念,掌握Matlab用于电路行为级建模。
